Embedded SoPC Design with Nios II Processor and Verilog Examples - PDF

Скачать полную версию книги "Embedded SoPC Design with Nios II Processor and Verilog Examples - PDF"

Embedded SoPC Design with Nios II Processor and Verilog Examples by Pong P. Chu
Исследует уникальные возможности аппаратного программирования встраиваемых систем на базе ПЛИС, используя подход "обучение на практике", чтобы представить концепции и методы проектирования встраиваемых SoPC с помощью Verilog.

SoPC (система на программируемом чипе) объединяет процессор, модули памяти, периферийные устройства ввода-вывода и пользовательские аппаратные ускорители в одном устройстве FPGA (field-programmable gate array). В дополнение к специализированному программному обеспечению можно разработать и встроить во встраиваемую систему специализированное аппаратное обеспечение, позволяющее конфигурировать процессор с мягким ядром, создавать специализированные интерфейсы ввода-вывода и специализированные аппаратные ускорители для вычислительно-интенсивных задач.

Используя плату прототипирования ПЛИС Altera и ее процессор Nios II с мягким ядром, Embedded SoPC Design with Nios II Processor and Verilog Examples использует подход "обучение на практике" для иллюстрации процесса проектирования и разработки аппаратного и программного обеспечения, включая реалистичные проекты, которые могут быть реализованы и протестированы на плате.

Книга разделена на четыре основные части, в которых особое внимание уделяется проектированию и интеграции аппаратного обеспечения:

- Часть I охватывает HDL и синтез пользовательского оборудования.

- Часть II знакомит с процессором Nios II и предоставляет обзор разработки встроенного программного обеспечения

- Часть III демонстрирует проектирование и разработку аппаратного и программного обеспечения нескольких сложных периферийных устройств ввода-вывода, включая клавиатуру и мышь PS2, графический видеоконтроллер, аудиокодек и карту SD (secure digital).

- Часть IV содержит несколько примеров интеграции аппаратных ускорителей, включая пользовательскую схему GCD (наибольший общий делитель), схему фрактального множества Мандельброта и аудиосинтезатор, основанный на методологии DDFS (прямой цифровой синтез частоты).

Хотя проектирование и разработка встраиваемых SoPC может принести много пользы, обучение может оказаться долгим и извилистым путем. Эта книга показывает путь, который предстоит пройти, и направляет читателей через начальные шаги, чтобы использовать весь потенциал этой развивающейся методологии.


30
Просмотры
0
Лайкнули

Лицензии:

  • CC BY-NC-SA 3.0 PH
  • Ссылка автора не требуется

Поделиться в сетях

Информация о книге:

Комментарии (0) Добавить

Кликните на изображение чтобы обновить код, если он неразборчив
Комментариев пока нет. Ваш комментарий будет первым!